CypressメーカーCY7B9920の使用説明書/サービス説明書
ページ先へ移動 of 11
CY7B9910 CY7B9920 Low Skew Clock Buf fer Cypress Semiconductor Corpora tion • 198 Champion Court • San Jose , CA 95134-1709 • 408-943-2600 Document Number: 38-07135 Rev . *B Revised August 07, 2007 Features ■ All outputs skew <100 ps typical (250 max.
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 2 of 1 1 Pin Configuration T est Mode The TEST input is a three level in put. In normal system operat ion, this pin is connected to groun d, allowing the CY7B9910 and CY7B9920 to ope rate as described i n Block Diagram Description .
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 3 of 1 1 Maximum Ratin gs Operating outside these boundaries may affect the performance and life of the d evice. These user guidelin es are not tested. S torage T emperature ................ .
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 4 of 1 1 Electrical Characteristics Over the Operating Range CY7B9910 CY7B9920 Parameter Description T est Conditions Min Max Min Max Unit V OH Output HIGH V oltage V CC = Min, I OH = –16 mA 2.
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 5 of 1 1 AC T est Loads and W aveforms Cap acita nce T ested initially and after any design or proces s changes that may affect these parameters. Parameter Descriptio n T est Conditions Max Unit C IN Input Capacitance T A = 25 ° C, f = 1 MHz, V CC = 5.
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 6 of 1 1 CY7B9910–5 CY7B9920–5 Parameter D escription Min Typ Max Min Typ Ma x Unit f NOM Operating Clock Frequency in MHz FS = LOW [1, 2] 15 30 15 30 MHz FS = MID [1, 2] 25 50 25 50 FS = HIGH [1, 2, 3] 40 80 40 80 [12] t RPWH REF Pulse Width HIGH 5.
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 7 of 1 1 Switching Characteristics Over the Operating R ange [1 1] (continued) CY7B9910–7 CY7B9920–7 Parameter Des cription Min Ty p Max .
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 8 of 1 1 AC Timing Diagrams Figure 1. AC Timing Diagrams Figure 2. Zero Skew and Zero Delay Clock Driver t ODCV t ODCV t REF REF FB Q OTHER Q.
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 9 of 1 1 Operational M ode Descriptions Figure 2 shows the devi ce configured as a zero ske w clock buffer . In this mode the 7B9910/9920 is used as the basis for a low skew clock distribution tree.
CY7B9910 CY7B9920 Document Number: 38-0713 5 Rev . *B Page 10 of 1 1 Ordering Information Accuracy (p s) Ordering Code Package T ype Operating Range 250 CY7B9910–2SC 24-Pb Small Outline IC Commercia.
Document Number: 38-07135 Rev . *B Revised August 07, 2007 Page 1 1 of 1 1 PSoC Designer™, Programmable System-on-Chip ™, an d PS oC Exp re ss™ are tra demarks a nd PSo C® is a registe red t rade mark of Cypress S emi con ductor Corp.
デバイスCypress CY7B9920の購入後に(又は購入する前であっても)重要なポイントは、説明書をよく読むことです。その単純な理由はいくつかあります:
Cypress CY7B9920をまだ購入していないなら、この製品の基本情報を理解する良い機会です。まずは上にある説明書の最初のページをご覧ください。そこにはCypress CY7B9920の技術情報の概要が記載されているはずです。デバイスがあなたのニーズを満たすかどうかは、ここで確認しましょう。Cypress CY7B9920の取扱説明書の次のページをよく読むことにより、製品の全機能やその取り扱いに関する情報を知ることができます。Cypress CY7B9920で得られた情報は、きっとあなたの購入の決断を手助けしてくれることでしょう。
Cypress CY7B9920を既にお持ちだが、まだ読んでいない場合は、上記の理由によりそれを行うべきです。そうすることにより機能を適切に使用しているか、又はCypress CY7B9920の不適切な取り扱いによりその寿命を短くする危険を犯していないかどうかを知ることができます。
ですが、ユーザガイドが果たす重要な役割の一つは、Cypress CY7B9920に関する問題の解決を支援することです。そこにはほとんどの場合、トラブルシューティング、すなわちCypress CY7B9920デバイスで最もよく起こりうる故障・不良とそれらの対処法についてのアドバイスを見つけることができるはずです。たとえ問題を解決できなかった場合でも、説明書にはカスタマー・サービスセンター又は最寄りのサービスセンターへの問い合わせ先等、次の対処法についての指示があるはずです。