Cypress SemiconductorメーカーCY7C1345Gの使用説明書/サービス説明書
ページ先へ移動 of 20
CY7C1345G 4-Mbit (128K x 36) Flow Through Sync SRAM Cypress Semiconductor Corpora tion • 198 Champion Court • San Jose , CA 95134-1 709 • 408-943-2600 Document Number: 38-05517 Rev . *E Revised July 15, 2007 Features ■ 128K x 36 common IO ■ 3.
CY7C1345G Document Number: 38-05517 Rev . *E Page 2 of 20 Logic Block Diagram ADDRESS REGISTER BURST COUNTER AND LOGIC CLR Q1 Q0 ENABLE REGISTER SENSE AMPS OUTPUT BUFFERS INPUT REGISTERS MEMORY ARRAY .
CY7C1345G Document Number: 38-05517 Rev . *E Page 3 of 20 Pin Configurations 100-Pin TQFP Pi nout A A A A A 1 A 0 NC/72M NC/36M V SS V DD NC/9M A A A A A A DQP B DQ B V DDQ V SSQ DQ B DQ B DQ B DQ B V.
CY7C1345G Document Number: 38-05517 Rev . *E Page 4 of 20 1 19-Ball BGA Pinout Pin Configurations (continued) 2 34 5 6 7 1 A B C D E F G H J K L M N P R T U V DDQ NC/288M NC/144M DQP C DQ C DQ D DQ C .
CY7C1345G Document Number: 38-05517 Rev . *E Page 5 of 20 Pin Definitions Name IO Description A0, A1, A Input Synchronous Address Inpu ts Used to Select One of the 128K Address L ocations . Sampled a t the rising edge of the CLK if ADSP or ADSC is active LOW , and CE 1 , CE 2 , and CE 3 are sampled active.
CY7C1345G Document Number: 38-05517 Rev . *E Page 6 of 20 Functional Overview All synchronous inputs pass through input re gisters controlled by the rising edge of the clock. Maximum access delay from th e clock rise (t CO ) is 6.5 ns (133 MHz device).
CY7C1345G Document Number: 38-05517 Rev . *E Page 7 of 20 Burst Sequences The CY7C1345G provides an on-chip two-bit wrap around burst counter inside th e SRAM. The burst counter is fed by A [1:0] and follows either a linear or interle aved burst order .
CY7C1345G Document Number: 38-05517 Rev . *E Page 8 of 20 T ruth T able The truth table for CY7C1345G follows. [1, 2, 3, 4, 5] Cycle Descriptio n Address Used CE 1 CE 2 CE 3 ZZ ADSP ADSC ADV WRITE OE .
CY7C1345G Document Number: 38-05517 Rev . *E Page 9 of 20 T ruth T able for Read or Write The partial truth t able for read or write follows. [1, 6] Function GW BWE BW D BW C BW B BW A R e a d H HXXXX.
CY7C1345G Document Number: 38-05517 Rev . *E Page 10 of 20 Maximum Ratings Exceeding the maximum ratin gs may shorten the battery life of the device. These user guidelines are not te sted. S torage T emperature .................. .............. . –65°C to +150°C Ambient T emperat ure wit h Power Applied .
CY7C1345G Document Number: 38-05517 Rev . *E Page 1 1 of 20 Cap acit ance T ested initia lly and after any design or process change that may affect these parameters. Parameter Description T est Cond itions 100 TQFP Max 11 9 B G A Max Unit C IN Input Capacitance T A = 25 ° C, f = 1 MHz, V DD = 3.
CY7C1345G Document Number: 38-05517 Rev . *E Page 12 of 20 Switching Characteristics Over the Operating Range [9, 10] Parameter Description –133 –100 Unit Min Max Min Max t POWER V DD (T ypical) to the first Access [1 1] 11 m s Clock t CYC Clock Cycle T ime 7.
CY7C1345G Document Number: 38-05517 Rev . *E Page 13 of 20 Timing Diagrams Figure 1 shows the read cycle timing. [15] Figure 1. Read Cy cle T iming t CYC t CL CLK t ADH t ADS ADDRESS t CH t AH t AS A1.
CY7C1345G Document Number: 38-05517 Rev . *E Page 14 of 20 Figure 2 shows the write cycle timing. [15, 16] Figure 2. Write Cycle T iming Timing Diagrams (continued) t CYC t CL CLK t ADH t ADS ADDRESS .
CY7C1345G Document Number: 38-05517 Rev . *E Page 15 of 20 Figure 3 shows the read and write timing. [16, 17, 18] Figure 3. Read/W rite Timing Timing Diagrams (continued) t CYC t CL CLK t ADH t ADS AD.
CY7C1345G Document Number: 38-05517 Rev . *E Page 16 of 20 Figure 4 shows the ZZ mode timing. [19, 20] Figure 4. ZZ Mode Timing Timing Diagrams (continued) t ZZ I SUPPLY CLK ZZ t ZZREC A LL INPUTS (except ZZ) DON’T CARE I DDZZ t ZZI t RZZI Outputs (Q) High-Z DESELECT or READ Only Notes: 19.
CY7C1345G Document Number: 38-05517 Rev . *E Page 17 of 20 Ordering Information Not all of the speed, package and temperature range s are availabl e. Please contact your local sales representative or visit www .cypress.com for actual products offered.
CY7C1345G Document Number: 38-05517 Rev . *E Page 18 of 20 Package Diagrams Figure 5. 10 0-Pin Thi n Plastic Qu ad Flatpack (14 x 20 x 1 .4 mm), 51-85050 NOTE: 1. JEDEC STD REF MS-026 2. BODY LENGTH DIMENSION DOES NOT INCLUDE MOLD PROTRUSION/END FLASH MOLD PROTRUSION/END FLASH SHALL NOT EXCEED 0.
CY7C1345G Document Number: 38-05517 Rev . *E Page 19 of 20 Figure 6. 1 19-Ball BGA (14 x 22 x 2.4 mm), 51-85 1 15 Package Diagrams (continued) 1.27 20.32 2 16 5 4 37 L E A B D C H G F K J U P N M T R 12.00 19.50 30° TYP. 2.40 MAX. A1 CORNER 0.70 REF.
Document Number: 38-05517 Rev . *E Revised July 15, 2007 Page 20 of 20 Intel and Penti um are register ed trademarks and i486 is a trademar k of Intel Corpo ration. All produ ct and compan y names mention ed in this document may be the trad emarks of their respective ho lders .
デバイスCypress Semiconductor CY7C1345Gの購入後に(又は購入する前であっても)重要なポイントは、説明書をよく読むことです。その単純な理由はいくつかあります:
Cypress Semiconductor CY7C1345Gをまだ購入していないなら、この製品の基本情報を理解する良い機会です。まずは上にある説明書の最初のページをご覧ください。そこにはCypress Semiconductor CY7C1345Gの技術情報の概要が記載されているはずです。デバイスがあなたのニーズを満たすかどうかは、ここで確認しましょう。Cypress Semiconductor CY7C1345Gの取扱説明書の次のページをよく読むことにより、製品の全機能やその取り扱いに関する情報を知ることができます。Cypress Semiconductor CY7C1345Gで得られた情報は、きっとあなたの購入の決断を手助けしてくれることでしょう。
Cypress Semiconductor CY7C1345Gを既にお持ちだが、まだ読んでいない場合は、上記の理由によりそれを行うべきです。そうすることにより機能を適切に使用しているか、又はCypress Semiconductor CY7C1345Gの不適切な取り扱いによりその寿命を短くする危険を犯していないかどうかを知ることができます。
ですが、ユーザガイドが果たす重要な役割の一つは、Cypress Semiconductor CY7C1345Gに関する問題の解決を支援することです。そこにはほとんどの場合、トラブルシューティング、すなわちCypress Semiconductor CY7C1345Gデバイスで最もよく起こりうる故障・不良とそれらの対処法についてのアドバイスを見つけることができるはずです。たとえ問題を解決できなかった場合でも、説明書にはカスタマー・サービスセンター又は最寄りのサービスセンターへの問い合わせ先等、次の対処法についての指示があるはずです。